內(nèi)存模塊在主機(jī)體上的配置對系統(tǒng)性能表現(xiàn)有直接的影響。通常認(rèn)為,內(nèi)存帶寬與FSB帶寬相同是最佳搭配。如200MHZ外頻的PENTIUM 4處理器(即800MHZ FSB,帶寬6。4GB/S)搭配雙通道DDR400內(nèi)存,而200MHZ外頻的 K7 平臺(400MHZ FSB,帶寬3。2GB/S)搭配單條DDR400便足矣,此時雙通道并不能帶來明顯好處。超頻能力出色的主板外頻往往可超至250MHZ以上,此時要能正常開機(jī),并保證內(nèi)存帶寬和FSB帶寬平衡便需超過DDR400
1.DDR內(nèi)存的帶寬
DDR內(nèi)存的帶寬與工作頻率直接相關(guān),如DDR400內(nèi)存帶寬為3。2GB/S(400MHZ X 64bit/8=3200MB/S),也稱為PC3200內(nèi)存。而市場上的PC4000則屬于非標(biāo)準(zhǔn)DDR500。兩根內(nèi)存組成雙通道,帶寬加倍,如雙通道DDR400能提供最大6。4GB/S帶寬。
1.DDR內(nèi)存的延遲
內(nèi)存延遲是內(nèi)存在讀寫過程中,各操作見需要等待的時鐘周期。一般來說,DDR內(nèi)存有四個重要參數(shù),以CL--tRCD--tRP—tRAS的順序排列。前三個參數(shù)甚為重要,越小越好。tRAS對性能影響不太明顯。必須指出,延遲和頻率密切相關(guān),頻率越高越難獲得較低的延遲。
3.FSB(或是FrontSideBus,前端總線)
FSB是超頻最容易和最常見的方法之一。FSB是CPU與系統(tǒng)其它部分連接的速度。它還影響內(nèi)存時鐘,那是內(nèi)存運行的速度。一般而言,對FSB和內(nèi)存時鐘兩者來說越高等于越好。然而,在某些情況下這不成立。例如,讓內(nèi)存時鐘比FSB運行得快根本不會有真正的幫助。簡單說就是FSB決定CPU的運行速度,F(xiàn)SB可以通過超頻來提高!FSB高電腦的運行速度也會有所提高的!
4.主版配置
由于區(qū)域內(nèi)存必須儲存中央處理器所需的所有數(shù)據(jù),內(nèi)存以及中央處理器間數(shù)據(jù)傳送的速度對于系統(tǒng)的整體性能表現(xiàn)便有決定性的影響。由于中央處理器與內(nèi)存間數(shù)據(jù)交換的時間計算是如此復(fù)雜,處理器與內(nèi)存間的距離便成為決定性能表現(xiàn)的另一個不可或缺的條件?! ?/p>
Interleaving
“Interleaving” 指中央處理器與兩個或多個 Memory Bank 輪流通訊的過程, “Interleaving” 技術(shù)主要使用于較大規(guī)模的系統(tǒng)中,例如服務(wù)器與工作站,以下是它的運作方式:每當(dāng)中央處理器對一個記憶庫提出要求,該記憶庫需要一個時鐘周期的重設(shè)時間,中央處理器便在該處理器重設(shè)的同時對第二個處理器提出要求,藉以節(jié)省工作時間。 “Interleaving” 也能夠在芯片中運作以提高性能表現(xiàn),舉例來說, SDRAM 中的記憶單位便被分成兩個能夠同時運作的獨立記憶單位組,兩個記憶單位組間的 “Interleaving” 便能創(chuàng)造持續(xù)的數(shù)據(jù)流通,這個過程縮短了內(nèi)存周期的長度并達(dá)到更快的傳輸速度。
Bursting
“Bursting” 是另一個節(jié)省時間的技術(shù)。 “Bursting” 的目的是提供中央處理器可能需要的額外資料,于是相對于一次從內(nèi)存中取得一部分信息,計算機(jī)自內(nèi)存中數(shù)個連續(xù)地址取得一組信息,這個程序節(jié)省時間,由于統(tǒng)計上的可能性顯示處理器所要求的下一個數(shù)據(jù)位置可能與前一個是連續(xù)的,這樣一來,中央處理器便能得到所需的所有指令而不需要一一要求。 “Bursting” 能夠應(yīng)用在不同種類的內(nèi)存以及讀寫數(shù)據(jù)的作業(yè)上。
Pipelining
“Pipelining” 是計算機(jī)將作業(yè)分成一系列部分完成程序的處理技術(shù)。透過將較大的作業(yè)分成較小而部份重迭的作業(yè), “Pipelining” 被使用于將性能表現(xiàn)提高于非 “Pipeline” 作業(yè)方式的極限 Pipeline 程序啟動后,除了通過的程序數(shù)目外,指令的執(zhí)行率也較高。